<font face="arial" size="2"><p style="margin:0;padding:0;font-family: arial; font-size: 10pt; overflow-wrap: break-word;">These are ASICs, not fpgas. Presumably they are manufactured on Intel fabs using Intel processes, after designing them.</p>
<p style="margin:0;padding:0;font-family: arial; font-size: 10pt; overflow-wrap: break-word;"> </p>
<p style="margin:0;padding:0;font-family: arial; font-size: 10pt; overflow-wrap: break-word;">The overview references RTL design specs. Now Verilog and VHDL can speciry RTL designs (but are a bit more general).</p>
<p style="margin:0;padding:0;font-family: arial; font-size: 10pt; overflow-wrap: break-word;"> </p>
<p style="margin:0;padding:0;font-family: arial; font-size: 10pt; overflow-wrap: break-word;">Also, the I/O pins seem to be a bit more specialized than those of FPGAs I use from Xilinx. A typical FPGA has a fixed number of specialized I/O pins that can do very fast SERDES, for example. But I presume that these ASICs can have varying numbers of specialized I/O's.</p>
<p style="margin:0;padding:0;font-family: arial; font-size: 10pt; overflow-wrap: break-word;"> </p>
<p style="margin:0;padding:0;font-family: arial; font-size: 10pt; overflow-wrap: break-word;">What typically distinguishes FPGAs, MCUs and ASICs from general purpose CPU chips is the I/O pins' potential configurability at design time. General purpose CPUs don't have GPIO or configurable specialized I/O. They typically dedicate each pin to a particular electrical bus signaling physical layer.</p>
<p style="margin:0;padding:0;font-family: arial; font-size: 10pt; overflow-wrap: break-word;"> </p>
<p style="margin:0;padding:0;font-family: arial; font-size: 10pt; overflow-wrap: break-word;">In contrast, look at the STM32 or the RP2040 chips I/O pin specs. Configurability from input to output to differential from voltage to voltage on each single pin. These are things that software guys don't understand are important. And they aren't that important compared to logic and memory in general purpose CPUs like the X86 or the ARM general purpose chips.</p>
<p style="margin:0;padding:0;font-family: arial; font-size: 10pt; overflow-wrap: break-word;"> </p>
<p style="margin:0;padding:0;font-family: arial; font-size: 10pt; overflow-wrap: break-word;"> </p>
<p style="margin:0;padding:0;font-family: arial; font-size: 10pt; overflow-wrap: break-word;">On Monday, March 1, 2021 10:10pm, "Dave Taht" <dave.taht@gmail.com> said:<br /><br /></p>
<div id="SafeStyles1614715774">
<p style="margin:0;padding:0;font-family: arial; font-size: 10pt; overflow-wrap: break-word;">> Got no idea how these really differ from fpgas. Do like the number of<br />> gates tho. quad core 64bit arm also. Anyone seen the design tools?<br />> <br />> https://www.intel.com/content/www/us/en/products/programmable/asic/easic-devices/n5x.html<br />> <br />> --<br />> "For a successful technology, reality must take precedence over public<br />> relations, for Mother Nature cannot be fooled" - Richard Feynman<br />> <br />> dave@taht.net <Dave Täht> CTO, TekLibre, LLC Tel: 1-831-435-0729<br />> _______________________________________________<br />> Cerowrt-devel mailing list<br />> Cerowrt-devel@lists.bufferbloat.net<br />> https://lists.bufferbloat.net/listinfo/cerowrt-devel<br />> </p>
</div></font>